В помощь радиолюбителю: маркировка РЭ, компьютерные интерфейсы и кабели, справочник РЭ
Интерфейсы: интерфейс sata, интерфейс ide, интерфейс rs232, интерфейс usb, интерфейс ethernet; шины: шина pci, шина isa, шина agp, шина scsi; распиновка разъемов, схема кабеля, распайка кабелей, обжим кабеля; кодовая и цветовая маркировка диодов, конденсаторов, индуктивностей, резисторов, стабилитронов, транзисторов, варикапов и много другой полезной информации.
В помощь радиолюбителю: маркировка РЭ, компьютерные интерфейсы и кабели, справочник РЭ
Навигация
Маркировка РЭ
Интерфейсы
Шины
Кабели
Заглушки
Справочники
Каталог схем
Полезная информация
Словарь терминов
Обратная связь
Последние схемы
17.04.2024 г. Указатели напряжение: особенности

Работы, которые связаны с электрическими сетями, требуют особого подхода. Перед тем, как приступить к выполнению тех или иных работ, специалист должен провести проверку и понять, есть ли в проводах напряжение. Указатели напряжения – приборы, которые пользуются огромным спросом. Современные устройства...
07.04.2024 г. Повышающий DC-DC преобразователь XL6019

Регулятор XL6019 — это преобразователь постоянного тока с широким диапазоном входного напряжения. Регулятор может быть сконфигурирован как повышающий, понижающий или инвертирующий преобразователь. Основные характеристики: Широкий диапазон входных напряжений от 5 В до 40 В Выходное напряжение: 1,25...
09.02.2024 г. XL4016 — понижающий DC-DC преобразователь (Arduino)

DC-DC преобразователь на основе чипа XL4016 представляет собой бюджетный и мощный модуль с высокой эффективностью (до 96%). XL4016 обладает защитой от короткого замыкания и перегрева, что позволяет автоматически отключать выход в случае превышения рабочей температуры. Входное напряжение XL4016 составляет...
Яндекс.Метрика

Шины / Шина PCI 32 bit


Схема цоколевки
Розетка PCI 5V 32 bit (на материнской плате) Розетка PCI 3.3V 32 bit (на материнской плате)
Названия и функциональные назначения выводов
№ вывода Обозначение Описание
+5 V + 3.3 V Universal
B1 -12V     -12 VDC
B2 TCK     Test Clock
B3 GND     Ground
B4 TDO     Test Data Output
B5 +5V     +5 VDC
B6 +5V     +5 VDC
B7 INTB     Interrupt B
B8 INTD     Interrupt D
B9 PRSNT1     Reserved
B10 RES     +V I/O (+5 V or +3.3 V)
B11 PRSNT2     ??
B12 GND (OPEN) (OPEN) Ground or Open (Key)
B13 GND (OPEN) (OPEN) Ground or Open (Key)
B14 RES     Reserved VDC
B15 GND     Reset
B16 CLK     Clock
B17 GND     Ground
B18 REQ     Request
B19 +5V +3.3V Signal Rail +V I/O (+5 V or +3.3 V)
B20 AD31     Address/Data 31
B21 AD29     Address/Data 29
B22 GND     Ground
B23 AD27     Address/Data 27
B24 AD25     Address/Data 25
B25 +3.3V     +3.3VDC
B26 C/BE3     Command, Byte Enable 3
B27 AD23     Address/Data 23
B28 GND     Ground
B29 AD21     Address/Data 21
B30 AD19     Address/Data 19
B31 +3.3V     +3.3 VDC
B32 AD17     Address/Data 17
B33 C/BE2     Command, Byte Enable 2
B34 GND13     Ground
B35 IRDY     Initiator Ready
B36 +3.3V06     +3.3 VDC
B37 DEVSEL     Device Select
B38 GND16     Ground
B39 LOCK     Lock bus
B40 PERR     Parity Error
B41 +3.3V08     +3.3 VDC
B42 SERR     System Error
B43 +3.3V09     +3.3 VDC
B44 C/BE1     Command, Byte Enable 1
B45 AD14     Address/Data 14
B46 GND18     Ground
B47 AD12     Address/Data 12
B48 AD10     Address/Data 10
B49 GND20     Ground
B50 (OPEN) GND (OPEN) Ground or Open (Key)
B51 (OPEN) GND (OPEN) Ground or Open (Key)
B52 AD8     Address/Data 8
B53 AD7     Address/Data 7
B54 +3.3V12     +3.3 VDC
B55 AD5     Address/Data 5
B56 AD3     Address/Data 3
B57 GND22     Ground
B58 AD1     Address/Data 1
B59 VCC08     +5 VDC
B60 ACK64     Acknowledge 64 bit ???
B61 VCC10     +5 VDC
B62 VCC12     +5 VDC
A1 TRST     Test Logic Reset
A2 +12V     +12 VDC
A3 TMS     Test Mde Select
A4 TDI     Test Data Input
A5 +5V     +5 VDC
A6 INTA     Interrupt A
A7 INTC     Interrupt C
A8 +5V     +5 VDC
A9 RESV01     Reserved VDC
A10 +5V +3.3V Signal Rail +V I/O (+5 V or +3.3 V)
A11 RESV03     Reserved VDC
A12 GND03 (OPEN) (OPEN) Ground or Open (Key)
A13 GND05 (OPEN) (OPEN) Ground or Open (Key)
A14 RESV05     Reserved VDC
A15 RESET     Reset
A16 +5V +3.3V Signal Rail +V I/O (+5 V or +3.3 V)
A17 GNT     Grant PCI use
A18 GND08     Ground
A19 RESV06     Reserved VDC
A20 AD30     Address/Data 30
A21 +3.3V01     +3.3 VDC
A22 AD28     Address/Data 28
A23 AD26     Address/Data 26
A24 GND10     Ground
A25 AD24     Address/Data 24
A26 IDSEL     Initialization Device Select
A27 +3.3V03     +3.3 VDC
A28 AD22     Address/Data 22
A29 AD20     Address/Data 20
A30 GND12     Ground
A31 AD18     Address/Data 18
A32 AD16     Address/Data 16
A33 +3.3V05     +3.3 VDC
A34 FRAME     Address or Data phase
A35 GND14     Ground
A36 TRDY     Target Ready
A37 GND15     Ground
A38 STOP     Stop Transfer Cycle
A39 +3.3V07     +3.3 VDC
A40 SDONE     Snoop Done
A41 SBO     Snoop Backoff
A42 GND17     Ground
A43 PAR     Parity
A44 AD15     Address/Data 15
A45 +3.3V10     +3.3 VDC
A46 AD13     Address/Data 13
A47 AD11     Address/Data 11
A48 GND19     Ground
A49 AD9     Address/Data 9
A50        
A51        
A52 C/BE0     Command, Byte Enable 0
A53 +3.3V11     +3.3 VDC
A54 AD6     Address/Data 6
A55 AD4     Address/Data 4
A56 GND21     Ground
A57 AD2     Address/Data 2
A58 AD0     Address/Data 0
A59 +5V +3.3V Signal Rail +V I/O (+5 V or +3.3 V)
A60 REQ64     Request 64 bit ???
A61 VCC11     +5 VDC
A62 VCC13     +5 VDC

Будем признательны, если заметив вкравшуюся неточность, вы сообщите нам об этом. Отправить письмо можно отсюда.

Наверх